ಹೊಸ ಮೂಲ XC18V04VQG44C ಸ್ಪಾಟ್ ಸ್ಟಾಕ್ FPGA ಫೀಲ್ಡ್ ಪ್ರೊಗ್ರಾಮೆಬಲ್ ಗೇಟ್ ಅರೇ ಲಾಜಿಕ್ IC ಚಿಪ್ ಇಂಟಿಗ್ರೇಟೆಡ್ ಸರ್ಕ್ಯೂಟ್ಗಳು
ಉತ್ಪನ್ನ ಗುಣಲಕ್ಷಣಗಳು
ಮಾದರಿ | ವಿವರಣೆ |
ವರ್ಗ | ಇಂಟಿಗ್ರೇಟೆಡ್ ಸರ್ಕ್ಯೂಟ್ಗಳು (ICs) |
Mfr | AMD Xilinx |
ಸರಣಿ | - |
ಪ್ಯಾಕೇಜ್ | ತಟ್ಟೆ |
ಉತ್ಪನ್ನ ಸ್ಥಿತಿ | ಬಳಕೆಯಲ್ಲಿಲ್ಲ |
ಪ್ರೊಗ್ರಾಮೆಬಲ್ ಪ್ರಕಾರ | ಸಿಸ್ಟಮ್ ಪ್ರೊಗ್ರಾಮೆಬಲ್ನಲ್ಲಿ |
ಮೆಮೊರಿ ಗಾತ್ರ | 4Mb |
ವೋಲ್ಟೇಜ್ - ಪೂರೈಕೆ | 3V ~ 3.6V |
ಕಾರ್ಯನಿರ್ವಹಣಾ ಉಷ್ಣಾಂಶ | 0°C ~ 70°C |
ಆರೋಹಿಸುವ ವಿಧ | ಮೇಲ್ಮೈ ಮೌಂಟ್ |
ಪ್ಯಾಕೇಜ್ / ಕೇಸ್ | 44-TQFP |
ಪೂರೈಕೆದಾರ ಸಾಧನ ಪ್ಯಾಕೇಜ್ | 44-VQFP (10×10) |
ಮೂಲ ಉತ್ಪನ್ನ ಸಂಖ್ಯೆ | XC18V04 |
ದಾಖಲೆಗಳು ಮತ್ತು ಮಾಧ್ಯಮ
ಸಂಪನ್ಮೂಲ ಪ್ರಕಾರ | LINK |
ಡೇಟಾಶೀಟ್ಗಳು | XC18V00 ಸರಣಿ |
ಪರಿಸರ ಮಾಹಿತಿ | Xiliinx RoHS Cert |
PCN ಬಳಕೆಯಲ್ಲಿಲ್ಲ / EOL | ಬಹು ಸಾಧನಗಳು 01/Jun/2015 |
PCN ಭಾಗ ಸ್ಥಿತಿ ಬದಲಾವಣೆ | ಭಾಗಗಳನ್ನು 25/Apr/2016 ರಂದು ಪುನಃ ಸಕ್ರಿಯಗೊಳಿಸಲಾಗಿದೆ |
HTML ಡೇಟಾಶೀಟ್ | XC18V00 ಸರಣಿ |
ಪರಿಸರ ಮತ್ತು ರಫ್ತು ವರ್ಗೀಕರಣಗಳು
ಗುಣಲಕ್ಷಣ | ವಿವರಣೆ |
RoHS ಸ್ಥಿತಿ | ROHS3 ಕಂಪ್ಲೈಂಟ್ |
ತೇವಾಂಶದ ಸೂಕ್ಷ್ಮತೆಯ ಮಟ್ಟ (MSL) | 3 (168 ಗಂಟೆಗಳು) |
ರೀಚ್ ಸ್ಥಿತಿ | ರೀಚ್ ಬಾಧಿತವಾಗಿಲ್ಲ |
ECCN | 3A991B1B1 |
HTSUS | 8542.32.0071 |
ಹೆಚ್ಚುವರಿ ಸಂಪನ್ಮೂಲಗಳು
ಗುಣಲಕ್ಷಣ | ವಿವರಣೆ |
ಪ್ರಮಾಣಿತ ಪ್ಯಾಕೇಜ್ | 160 |
Xilinx ಮೆಮೊರಿ - FPGA ಗಳಿಗಾಗಿ ಕಾನ್ಫಿಗರೇಶನ್ ಪ್ರೋಮ್ಸ್
Xilinx XC18V00 ಸರಣಿಯ ಇನ್-ಸಿಸ್ಟಮ್ ಪ್ರೊಗ್ರಾಮೆಬಲ್ ಕಾನ್ಫಿಗರೇಶನ್ PROM ಗಳನ್ನು ಪರಿಚಯಿಸುತ್ತದೆ (ಚಿತ್ರ 1).ಈ 3.3V ಕುಟುಂಬದಲ್ಲಿನ ಸಾಧನಗಳು 4-ಮೆಗಾಬಿಟ್, 2-ಮೆಗಾಬಿಟ್, 1-ಮೆಗಾಬಿಟ್ ಮತ್ತು 512-ಕಿಲೋಬಿಟ್ PROM ಅನ್ನು ಒಳಗೊಂಡಿವೆ, ಇದು Xilinx FPGA ಕಾನ್ಫಿಗರೇಶನ್ ಬಿಟ್ಸ್ಟ್ರೀಮ್ಗಳನ್ನು ರಿಪ್ರೊಗ್ರಾಮ್ ಮಾಡಲು ಮತ್ತು ಸಂಗ್ರಹಿಸಲು ಸುಲಭವಾದ, ವೆಚ್ಚ-ಪರಿಣಾಮಕಾರಿ ವಿಧಾನವನ್ನು ಒದಗಿಸುತ್ತದೆ.
FPGA ಮಾಸ್ಟರ್ ಸೀರಿಯಲ್ ಮೋಡ್ನಲ್ಲಿರುವಾಗ, ಇದು PROM ಅನ್ನು ಚಾಲನೆ ಮಾಡುವ ಕಾನ್ಫಿಗರೇಶನ್ ಗಡಿಯಾರವನ್ನು ಉತ್ಪಾದಿಸುತ್ತದೆ.CE ಮತ್ತು OE ಅನ್ನು ಸಕ್ರಿಯಗೊಳಿಸಿದ ನಂತರ ಒಂದು ಸಣ್ಣ ಪ್ರವೇಶ ಸಮಯ, FPGA DIN ಪಿನ್ಗೆ ಸಂಪರ್ಕಗೊಂಡಿರುವ PROM DATA (D0) ಪಿನ್ನಲ್ಲಿ ಡೇಟಾ ಲಭ್ಯವಿದೆ.ಪ್ರತಿ ಏರುತ್ತಿರುವ ಗಡಿಯಾರದ ಅಂಚಿನ ನಂತರ ಹೊಸ ಡೇಟಾವು ಕಡಿಮೆ ಪ್ರವೇಶದ ಸಮಯದಲ್ಲಿ ಲಭ್ಯವಿದೆ.ಕಾನ್ಫಿಗರೇಶನ್ ಅನ್ನು ಪೂರ್ಣಗೊಳಿಸಲು FPGA ಸೂಕ್ತ ಸಂಖ್ಯೆಯ ಗಡಿಯಾರ ಪಲ್ಸ್ಗಳನ್ನು ಉತ್ಪಾದಿಸುತ್ತದೆ.FPGA ಸ್ಲೇವ್ ಸೀರಿಯಲ್ ಮೋಡ್ನಲ್ಲಿರುವಾಗ, PROM ಮತ್ತು FPGA ಅನ್ನು ಬಾಹ್ಯ ಗಡಿಯಾರದಿಂದ ಗಡಿಯಾರ ಮಾಡಲಾಗುತ್ತದೆ.
FPGA ಮಾಸ್ಟರ್ ಸೆಲೆಕ್ಟ್ MAP ಮೋಡ್ನಲ್ಲಿರುವಾಗ, PROM ಅನ್ನು ಚಾಲನೆ ಮಾಡುವ ಕಾನ್ಫಿಗರೇಶನ್ ಗಡಿಯಾರವನ್ನು FPGA ರಚಿಸುತ್ತದೆ.FPGA ಸ್ಲೇವ್ ಪ್ಯಾರಲಲ್ ಅಥವಾ ಸ್ಲೇವ್ ಸೆಲೆಕ್ಟ್ MAP ಮೋಡ್ನಲ್ಲಿರುವಾಗ, ಬಾಹ್ಯ ಆಂದೋಲಕವು PROM ಮತ್ತು FPGA ಅನ್ನು ಚಾಲನೆ ಮಾಡುವ ಕಾನ್ಫಿಗರೇಶನ್ ಗಡಿಯಾರವನ್ನು ಉತ್ಪಾದಿಸುತ್ತದೆ.CE ಮತ್ತು OE ಅನ್ನು ಸಕ್ರಿಯಗೊಳಿಸಿದ ನಂತರ, PROM ನ ಡೇಟಾ (D0-D7) ಪಿನ್ಗಳಲ್ಲಿ ಡೇಟಾ ಲಭ್ಯವಿದೆ.ಪ್ರತಿ ಏರುತ್ತಿರುವ ಗಡಿಯಾರದ ಅಂಚಿನ ನಂತರ ಹೊಸ ಡೇಟಾವು ಕಡಿಮೆ ಪ್ರವೇಶದ ಸಮಯದಲ್ಲಿ ಲಭ್ಯವಿದೆ.CCLK ಯ ಕೆಳಗಿನ ಏರುತ್ತಿರುವ ಅಂಚಿನಲ್ಲಿರುವ FPGA ಗೆ ಡೇಟಾವನ್ನು ಗಡಿಯಾರ ಮಾಡಲಾಗಿದೆ.ಸ್ಲೇವ್ ಪ್ಯಾರಲಲ್ ಅಥವಾ ಸ್ಲೇವ್ ಸೆಲೆಕ್ಟ್ ಮ್ಯಾಪ್ ಮೋಡ್ಗಳಲ್ಲಿ ಫ್ರೀ-ರನ್ನಿಂಗ್ ಆಸಿಲೇಟರ್ ಅನ್ನು ಬಳಸಬಹುದು.
ಈ ಕೆಳಗಿನ ಸಾಧನದ CE ಇನ್ಪುಟ್ ಅನ್ನು ಚಾಲನೆ ಮಾಡಲು CEO ಔಟ್ಪುಟ್ ಅನ್ನು ಬಳಸಿಕೊಂಡು ಬಹು ಸಾಧನಗಳನ್ನು ಕ್ಯಾಸ್ಕೇಡ್ ಮಾಡಬಹುದು.ಈ ಸರಪಳಿಯಲ್ಲಿನ ಎಲ್ಲಾ PROM ಗಳ ಗಡಿಯಾರ ಇನ್ಪುಟ್ಗಳು ಮತ್ತು DATA ಔಟ್ಪುಟ್ಗಳು ಪರಸ್ಪರ ಸಂಪರ್ಕ ಹೊಂದಿವೆ.ಎಲ್ಲಾ ಸಾಧನಗಳು ಹೊಂದಾಣಿಕೆಯಾಗುತ್ತವೆ ಮತ್ತು ಕುಟುಂಬದ ಇತರ ಸದಸ್ಯರೊಂದಿಗೆ ಅಥವಾ XC17V00 ಒಂದು-ಬಾರಿ ಪ್ರೋಗ್ರಾಮೆಬಲ್ ಸರಣಿ PROM ಕುಟುಂಬದೊಂದಿಗೆ ಕ್ಯಾಸ್ಕೇಡ್ ಮಾಡಬಹುದು.